소프트웨어 및 IP 회귀 테스트의 일상적인 테스트 작업의 해답은 FPGA 기반 프로토타입입니다. 하지만 FPGA 프로토타입에는 RTL을 구현하는 일 외에도 실질적인 문제가 있는데, 디버그 작업 또는 RTL이 변경될 때마다 성능 최적화를 위해 RTL 편집 후 다시 컴파일하는 반복적인 작업이 필요합니다.
Siemens EDA의 완전한 하드웨어/소프트웨어 프로토타입 제작 플랫폼인 Veloce proFPGA 플랫폼은 까다로운 하드웨어-소프트웨어 상호 작용을 수행할 수 있습니다. 완벽하고 확장 가능한 시스템인 Veloce proFPGA는 필요한 곳에 시스템을 배치할 수 있으며, 설계 주기 초기부터 SoC 설계의 준고속 또는 고속 에뮬레이션을 제공함으로써 IP 개발자, 검증 엔지니어 및 코드 개발자에게 큰 도움이 될 수 있습니다. <7p>
주요 내용
- 소프트웨어 복잡성 및 SoC 검증에 대한 의미
- FPGA 과제
- Veloce FPGA 프로토타입 제작으로 소프트웨어 개발 해결
- 가시성 및 제어 가능성
- 시각화 및 실용성